馬上注冊,結交更多好友,享用更多功能。
您需要 登錄 才可以下載或查看,沒(méi)有帳號?注冊
x
PCI信號定義說(shuō)明
1. AD[31:0] (PCI ADDRESS / DATA BUS)
地址與數據總線(xiàn)訊號,在FRAME#啟動(dòng)后地址才有效,在
PCLK第一個(gè)CLOCK 動(dòng)作初始化時(shí),FRAME#動(dòng)作后,輸出
為地址與數據,寫(xiě)入周期,輸入為數據,讀取周期 TRDY# 與
IRDY#會(huì )動(dòng)作,高阻抗時(shí),為數據轉換周期或RESET#動(dòng)作
2. C/BE[3:0]# (PCI COMMAND /BYTE ENABLES)
FRAME#啟動(dòng)后,CLOCK第一個(gè)CLOCK,周期為PCI命令,
再下一個(gè)周期為允許命令,命令在FRAME#后有效,數據在
TRDY#與IRDY#后有效
3. DEVSEL# (PCI DEVSEL SELECT)
確定外部外圍連結之響應訊號,高阻抗時(shí),為停止周期或RE
SET#動(dòng)作時(shí)
4. FRAME# (PCI CYCLE FRAME)
PCI 總線(xiàn)起始訊號
5. GNT[4:0]# (PCI BUS GRANT)
PCI 總線(xiàn)控制認可訊號
6. IRDY# (INITIATOR READY)
數據讀取寫(xiě)入訊號
7. LOCK# (PCI BUS LOCK)
總線(xiàn)鎖住訊號
8. PAR (PCI BUS PARITY)
地址與位傳送之同位檢錯訊號
9. PCLK (PCI CLOCK)
PCI 時(shí)脈訊號
10.PGNT# (PCI GRANT TO PERIPHERAL BUS CONTROLLER)
PCI 總線(xiàn)對外部外圍裝置之需求同意認可訊號
11. PERQ# (PCI REQUEST FROM PERIPHERAL BUS CONTROLLER)
外圍處理器對PCI總線(xiàn)要求訊號
12. REQ[4:0]# (PCI BUS REQUEST)
PCI 總線(xiàn)需求訊號
13. RESET# (RESET)
系統重置訊號
14. SERR# (SYSTEM ERROR)
系統錯誤偵測訊號 可產(chǎn)生NMI 不可屏蔽中斷
15. STOP# (PCI BUS STOP)
PCI 總線(xiàn)放棄或重試數據傳送之訊號
16. TRDY# (TARGET READY)
PCI 總線(xiàn)數據讀取傳送訊號
17.WSC# (WRITE SNOOP COMPLETE)
I /O APIC 芯片有上時(shí)之中斷訊息傳送訊號 |