Bank
Bank (內存庫) 在內存行業(yè)里,Bank至少有三種意思,所以一定要注意。 1、在SDRAM內存模組上,"bank 數"表示該內存的物理存儲體的數量。(等同于"行"/Row) 2、Bank還表示一個(gè)SDRAM設備內部的邏輯存儲庫的數量。(現在通常是4個(gè)bank)。 3、它還表示DIMM 或 SIMM連接插槽或插槽組,例如bank 1 或 bank A。這里的BANK是內存插槽的計算單位(也叫內存庫),它是電腦系統與內存之間數據總線(xiàn)的基本工作單位。只有插滿(mǎn)一個(gè)BANK,電腦才可以正常開(kāi)機。舉個(gè)例子,奔騰系列的主板上,1個(gè)168線(xiàn)槽為一個(gè)BANK,而2個(gè)72線(xiàn)槽才能構成一個(gè)BANK,所以72線(xiàn)內存必須成對上。原因是,168線(xiàn)內存的數據寬度是64位,而72線(xiàn)內存是32位的。主板上的BANK編號從BANK0開(kāi)始,必須插滿(mǎn)BANK0才能開(kāi)機,BANK1以后的插槽留給日后升級擴充內存用,稱(chēng)做內存擴充槽。
Bank Schema
Bank Schema(存儲體規劃),一種圖解內存配置的方法。存儲體規劃由若干用來(lái)表示電腦主板上的內存插槽的行或列組成。行表示獨立的插槽;列代表bank數。
BEDO
BEDO (Burst EDO RAM) -突發(fā)模式EDO隨機存儲器,BEDO內存能在一個(gè)脈沖下處理四個(gè)內存地址。形象地說(shuō),它一次可以傳輸一批數據?偩(xiàn)的速度范圍從50MHz 到 66MHz (與此相比,EDO內存速度是33MHz,FPM內存的速度是25MHz)。
CAS
CAS (Column Address Strobe)-列地址選通脈沖,在內存的尋址中,鎖定數據地址需要提供行地址和列地址,行地址的選通由RAS控制,列地址的選通由CAS決定。
CAS Latency
列地址選通脈沖時(shí)間延遲,CL反應時(shí)間是衡定內存的另一個(gè)標志。CL是CAS Latency的縮寫(xiě),指的是內存存取數據所需的延遲時(shí)間,簡(jiǎn)單的說(shuō),就是內存接到CPU的指令后的反應速度。一般的參數值是2和3兩種。數字越小,代表反應所需的時(shí)間越短。在早期的PC133內存標準中,這個(gè)數值規定為3,而在Intel重新制訂的新規范中,強制要求CL的反應時(shí)間必須為2,這樣在一定程度上,對于內存廠(chǎng)商的芯片及PCB的組裝工藝要求相對較高,同時(shí)也保證了更優(yōu)秀的品質(zhì)。因此在選購品牌內存時(shí),這是一個(gè)不可不察的因素。
Direct Rambus
Direct Rambus-直接總線(xiàn)式隨機存儲器,Rambus 技術(shù)的第三代產(chǎn)品,它為高性能的PC機提供了一種全新的DRAM 結構,F在的SDRAM在64-bit的寬帶總線(xiàn)上速度只有100MHz;與此相對照,Direct Rambus在16-bit的窄通道上,其數據傳輸速度可高達800MHz。
Direct RDRAM
Direct RDRAM(直接總線(xiàn)式動(dòng)態(tài)隨機存儲器),該設備的控制線(xiàn)和數據線(xiàn)分開(kāi),帶有16位接口、帶寬高達800 MHz,效率大于90% 。一條Direct RDRAM 使用兩個(gè)8-bit 通道、工作電壓2.5V ,數據傳輸率可達到1.6 GBps 。它采用一個(gè)分離的8位總線(xiàn)(用于地址和控制信號),并拓寬了8到16位或9到18位數據通道,時(shí)鐘達到400 MHz ,從而在每個(gè)針(pin)800Mbps的情況下(共計1.6 GBS)使可用數據帶寬最大化。
DRAM
動(dòng)態(tài)內存。該內存中的內容在系統掉電時(shí)會(huì )完全丟失。DRAM中主要包含路由表,ARP緩存,fast-switch緩存,數據包緩存等。DRAM中也包含有正在執行的路由器配置文件。
DRAM
DRAM (Dynamic RAM),動(dòng)態(tài)隨機存儲器。需要用恒電流以保存信息,一斷電,信息即丟失。其接口多為72線(xiàn)的SIMM類(lèi)型。雖然它的刷新頻率每秒鐘可達幾百次,但是由于它采用同一電路來(lái)存取數據,所以存取時(shí)間有一定的間隔,導致了它的存取速度不是很快。在386、486時(shí)期被普遍應用。
EDO DRAM
EDO DRAM(Extended Data Output RAM),擴展數據輸出內存。是Micron公司的專(zhuān)利技術(shù)。有72線(xiàn)和168線(xiàn)之分、5V電壓、帶寬32bit、基本速度40ns以上。傳統的DRAM 和FPM DRAM在存取每一bit數據時(shí)必須輸出行地址和列地址并使其穩定一段時(shí)間后,然后才能讀寫(xiě)有效的數據,而下一個(gè)bit的地址必須等待這次讀寫(xiě)操作完成才能輸出。EDO DRAM不必等待資料的讀寫(xiě)操作是否完成,只要規定的有效時(shí)間一到就可以準備輸出下一個(gè)地址,由此縮短了存取時(shí)間,效率比FPM DRAM高20%—30%。具有較高的性/價(jià)比,因為它的存取速度比FPM DRAM快15%,而價(jià)格才高出5%。
PC100
JEDEC 和Intel制定的一種SDRAM內存顆粒(或內存條)技術(shù)標準。其中100是指該內存能工作在前端總線(xiàn)(FSB)100MHz的系統中。當初,PC100規范是為配合INTEL推出BX芯片組制定的準則,其規范條款很多,但主要有以下幾點(diǎn): 1、TCK(CLOCK、CYCLE、TIME)內存時(shí)鐘周期,在100MHZ外頻工作時(shí)值為10ns; 2、TAC(ACCESS TIME FRONCLK)存取時(shí)間小于6ns; 3、PCB必須為六層板,可以濾掉雜波; 4、內存上必須有SPD,SPD一般由內存模組制造商寫(xiě)入,設定內存工作參數。
PC133
IBM 和Reliance電子公司制定的一種內存芯片(或內存條)技術(shù)標準,其中的133指的是該內存工作頻率可達133MHz。嚴格地說(shuō),PC133和 PC100內存在制造工藝上沒(méi)有什么太大的不同,區別只是在制造PC133內存時(shí)多了一道"篩選"工序,把內存顆粒中外頻超過(guò)133 MHz的挑選出來(lái),焊接成高檔一些的內存。
ROM
ROM (Read Only Memory)-只讀存儲器,掉電后數據不丟失的一種存儲器,主要用來(lái)存放"固件"(Firmware)。主板、顯卡、網(wǎng)卡上的BIOS就是一種ROM,因為他們程序和數據的變動(dòng)概率都很低。作者: 我愛(ài)打黑拳 時(shí)間: 2007-4-9 22:25
SDRAM
Synchronous DRAM同步動(dòng)態(tài)內存。它與系統總線(xiàn)同步工作,避免了在系統總線(xiàn)對異步DRAM進(jìn)行操作時(shí)同步所需的額外等待時(shí)間,可加快數據的傳輸速度。這是98年流行的一種同步動(dòng)態(tài)內存。它提高讀寫(xiě)速率的的基本原理是將CPU和RAM通過(guò)一個(gè)相同的時(shí)鐘鎖在一起,使得RAM和CPU能夠共享一個(gè)鐘周期,以相同的速度同步工作,從而解決了CPU和RAM之間的速度不匹配問(wèn)題。
讀寫(xiě)時(shí)序
內存在突發(fā)式(Burst)讀取模式下一次可連續讀取4組數據,其讀取周期可以表示為X-Y-Y-Y。其中X表示讀取第一組數據的時(shí)鐘周期數,一般叫做Lead off time(通常時(shí)間比較長(cháng));Y表示后三組數據的讀寫(xiě)時(shí)間周期。
虛擬信道內存
NEC 公司開(kāi)發(fā)的一種改良的DRAM內存,數據傳輸率為133MHz。其原理是在現在的DRAM IC 中加入一個(gè)虛擬的SRAM作為Cache,以此來(lái)維護數據存取的穩定性。 VCM 使內存的不同區塊(每塊都有自己的緩存)能夠分別和控制器對話(huà)。如此一來(lái),系統的任務(wù)可以分配到它們各自的虛擬信道里面。同時(shí)運行的多個(gè)任務(wù)互相之間不會(huì )爭用緩存,所以系統的整體效率就提高了。