|
馬上注冊,結交更多好友,享用更多功能。
您需要 登錄 才可以下載或查看,沒(méi)有帳號?注冊
x
2085主控芯片 各腳定義及功能
作者:佚名 文章來(lái)源:數碼專(zhuān)家小組 點(diǎn)擊數:1610 更新時(shí)間:2005-12-31
ATJ2085引腳功能
1、 一般用途輸入/輸出的
2 、復位- SCU H 系統重設輸入 (有電源開(kāi)關(guān)的話(huà)就不用再接復位鍵,沒(méi)有電源開(kāi)關(guān)就要接此復位鍵)
3 、VCC PWR// 數字電源
4 、接地 PWR// 數字地
5 、USBD- A/ H 萬(wàn)用串列總線(xiàn)數據減
6 、USBD+A/ H 萬(wàn)用串列總線(xiàn)數據加
7 、PAVCC PWR//為功率放大器的電源(二個(gè)旁路電容器是47或100 uF 和 0.1 uF)
8 、AOUTR 音頻R輸出
9 、AOUTL 音頻L輸出
10 、PAGND PWR// 功率放大器地
11 、VRDA 旁路電容器 ( 0.47 uF-1UF)
12 、MICIN 錄音前置放大器輸入經(jīng)224電容(0.8 V-2.2V)
13 、VMIC 電源對于前置放大器,2.2 V 輸出 ,經(jīng)2.2K或4.7K電阻
14 、FMINL FM音頻L輸入 經(jīng)104-105電容
15 、FMINR FM音頻R輸入 經(jīng)104-105電容
16 、AGND PWR 音頻地
17 、AVCC PWR 音頻電源 經(jīng)104電容接地
18 、VREFI 電壓基準輸入 (1.5 V)
19 、AVDD PWR 輸出經(jīng)152穩壓在1.5V輸入到18腳
20 、VDDIO PWR 功率輸出 ( 連接到 VDD)
21 、VP PWR(當 有2個(gè)電源時(shí)連接, 其他的連接到 VCC)
22 、LRADC 數位轉換器輸入,0.8--2.2 V,8 Bit 數位轉換器(空)
23 、HOSCI 高頻晶體振蕩輸入
24 、HOSCO 高頻晶體振蕩輸出
25、 第一 BATSEL設備組選擇。 L :一個(gè)設備組,H :二個(gè)電源
26 、第一 DCDIS/ L 直流- 直流控制。 H: 直流-直流。 L: 直流的準許-直流。 一般用途輸入/輸出的 GPIO_B0 BI Z Bit0 移植 B(現在25和26 是連接的,接3V VCC)
27、第一 KEYI0 1.9 驅動(dòng)器/主要精檢電路輸入的 Bit0
28 、一般用途輸入/輸出的 GPIO_C2 BI 1.9 ma driver L Bit2 移植 C 一般用途輸入/輸出的 GPIO_B1 BI Z Bit1 移植 B
29、第一 KEYI1 1.9 驅動(dòng)器/主要精檢電路輸入的 Bit1
30 、接地 PWR//地(27、29和35、40、41、vcc組成按鍵功能)
31、電池電壓檢測
32 LXVDD VDD 直流- 直流(空)
33 、NGND PWR// N通路的地
34 、LXVCC // VCC 直流- 直流(空)
35、第一 KEYI2 1.9 驅動(dòng)器/主要精檢電路輸入的 Bit2
36 、CE3- O/ H 8080 接口 LCM 芯片(接LCM CE)
37 、CE2- O/ H (可選擇的)(接第一片的10腳和第二片FLASH的9 腳 )
38 、CE1- O/H (接第一片FLASH的9 腳 )
39 、VDD PWR
40 、一般用途輸入/輸出的 GPIO_B4 主要精檢電路輸出的 KEYO0 O/ Bit0
41 、KEYO1 O 一般用途輸入/輸出的 GPIO_B6
42 、KEYO2 O 一般用途輸出的 GPO_A1 (BN接USB5V經(jīng)過(guò)了一個(gè)100K電阻)
43、(LCM-RST)GPO_A1
44 、GPO_A2(ELENA,背光輸出控制)
45 、GPO_A0(LCM-A0) 第一 ICEDI3.5 驅動(dòng)器/數據為檢測輸入到 DSU
46、ICEEN(ICEEN- 主SCU H DSU)(空)
47 、ICERST- 主 SCU H DSU 復置 (空)
48 、VCC PWR// 數傳電源
49、 接地 PWR//地
50、 存儲器數據流的 D7 BI/ L Bit7(接FLASH的44腳)
51 、存儲器數據流的 D6 BI/ L Bit6 (接FLASH的43腳)
52 、存儲器數據流的 D5 BI/ L Bit5 (接FLASH的42腳)
53 、存儲器數據流的 D4 BI/ L Bit4 (接FLASH的41腳)
54 、存儲器數據流的 D3 BI/ L Bit3 (接FLASH的32腳)
55 、存儲器數據流的 D2 BI/ L Bit2 (接FLASH的31腳)
56 、存儲器數據流的 D1 BI/ L Bit1 (接FLASH的30腳)
57 、存儲器數據流的 D0 BI/ L Bit0 (接FLASH的29腳)
58 、MWR- O/ H 存儲器寫(xiě)(接FLASH的18腳,兩片都要接 )
59 、MRD- O/ H 存儲器讀(接FLASH的8腳,兩片都要接)
60 、CLE O/ L(接FLASH的16腳,兩片都要接)
61 、O/ L 輸入/輸出的 GPIO_C1 BI H Bit1 集成電路連載數據 (接FLASH的17腳)
62 、FM DATA(收音FM數據)
63 、FM CLK(收音FM時(shí)鐘)
64 、VDD PWR// 電源 |
|