|
馬上注冊,結交更多好友,享用更多功能。
您需要 登錄 才可以下載或查看,沒(méi)有帳號?注冊
x
主板信號線(xiàn)說(shuō)明
板上各種信號說(shuō)明(收集,編輯) 本帖從網(wǎng)上收集來(lái),已經(jīng)說(shuō)不清源頭了。由于轉載次數可能比較多,里面的垃圾比較多并且版面已經(jīng)比較亂,我排了一下,清除了一些垃圾就化了一上午的時(shí)間。主板上的各種信號說(shuō)明基本都有,以后有不清楚的就來(lái)這兒查。 目錄一、CPU接口信號說(shuō)明(1#) 二、VGA接口信號說(shuō)明(2#) 三、AGP接口信號說(shuō)明(2#) 四、Memory 接口信號說(shuō)明(3#) 五、HUB 接口信號說(shuō)明(4#) 六、LAN LINK接口信號說(shuō)明(4#) 七、EEPROM 接口信號說(shuō)明(4#) 八、PCI接口信號說(shuō)明(5#) 九、Serial ATA接口信號說(shuō)明(6#) 十、IDE 接口信號說(shuō)明(6#) 十一、LPC接口信號說(shuō)明(7#) 十二、USB 接口信號說(shuō)明(7#) 十三、SMBus接口信號說(shuō)明(7#) 十四、AC-Link接口信號說(shuō)明(7#) 十五、FDC接口信號說(shuō)明(8#) 十六、Parallel Port 接口信號說(shuō)明(9#) 十七、Serial Port 接口數據說(shuō)明(9#) 一、CPU接口信號說(shuō)明 1.A[31:3]# (I/O) Address(地址總線(xiàn)) 這組地址信號定義了CPU的最大內存尋址空間為4GB。在地址周期的第一個(gè)子周期中,這些Pin傳輸的是交易的地址,在地址周期的第二個(gè)子周期中,這些Pin傳輸的是這個(gè)交易的信息類(lèi)型。 2.A20M# (I) Adress-20 Mask(地址位20屏蔽) 此信號由ICH(南橋)輸出至CPU的信號。它是讓CPU在Real Mode(真實(shí)模式)時(shí)仿真8086只有1M Byte(1兆字節)地址空間,當超過(guò)1 Mbyte位空間時(shí)A20M#為L(cháng)ow,A20被驅動(dòng)為0而使地址自動(dòng)折返到第一個(gè)1Mbyte地址空間上。 3.ADS# (I/O) Address Strobe(地址選通) 當這個(gè)信號被宣稱(chēng)時(shí)說(shuō)明在地址信號上的數據是有效的。在一個(gè)新的交易中,所有Bus上的信號都在監控ADS#是否有效,一但ADS#有效,它們將會(huì )作一些相應的動(dòng)作,如:奇偶檢查、協(xié)義檢查、地址譯碼等操作。 4.ADSTB[1:0]# (I/O) Address Strobes 這兩個(gè)信號主要用于鎖定A[31:3]#和REQ[4:0]#在它們的上升沿和下降沿。相應的ADSTB0#負責REQ[4:0]#和A[16:3]#,ADSTB1#負責A[31:17]#。 5.AP[1:0]# (I/O) Address Parity(地址奇偶校驗) 這兩個(gè)信號主要用對地址總線(xiàn)的數據進(jìn)行奇偶校驗。 6.BCLK[1:0] (I) Bus Clock(總線(xiàn)時(shí)鐘) 這兩個(gè)Clock主要用于供應在Host Bus上進(jìn)行交易所需的Clock。 7.BNR# (I/O) Block Next Request(下一塊請求) 這個(gè)信號主要用于宣稱(chēng)一個(gè)總線(xiàn)的延遲通過(guò)任一個(gè)總線(xiàn)代理,在這個(gè)期間,當前總線(xiàn)的擁有者不能做任何一個(gè)新的交易。 8.BPRI# (I) Bus Priority Request(總線(xiàn)優(yōu)先權請求) 這個(gè)信號主要用于對系統總線(xiàn)使用權的仲裁,它必須被連接到系統總線(xiàn)的適當Pin 。當BPRI#有效時(shí),所有其它的設備都要停止發(fā)出新的請求,除非這個(gè)請求正在被鎖定?偩(xiàn)所有者要始終保持BPRI#為有效,直到所有的請求都完成才釋放總線(xiàn)的控制權。 9.BSEL[1:0] (I/O) Bus Select(總線(xiàn)選擇) 這兩組信號主要用于選擇CPU所需的頻率,下表定義了所選的頻率: 10.D[63:0]# (I/O) Data(數據總線(xiàn)) 這些信號線(xiàn)是數據總線(xiàn)主要負責傳輸數據。它們提供了CPU與NB(北橋)之間64 Bit的通道。只有當DRDY#為L(cháng)ow時(shí),總在線(xiàn)的數據才為有效,否則視為無(wú)效數據。 11.DBI[3:0]# (I/O) Data Bus Inversion(數據總線(xiàn)倒置) 這些信號主要用于指示數據總線(xiàn)的極性,當數據總在線(xiàn)的數據反向時(shí),這些信號應為L(cháng)ow。這四個(gè)信號每個(gè)各負責16個(gè)數據總線(xiàn),見(jiàn)下表: 12.DBSY# (I/O) Data Bus Busy(數據總線(xiàn)忙) 當總線(xiàn)擁有者在使用總線(xiàn)時(shí),會(huì )驅動(dòng)DBSY#為L(cháng)ow表示總線(xiàn)在忙。當DBSY#為High時(shí),數據總線(xiàn)被釋放。 13.DP[3:0]# (I/O) Data Parity(數據奇偶校驗) 這四個(gè)信號主要用于對數據總在線(xiàn)的數據進(jìn)行奇偶校驗。 14.DRDY# (I/O) Data Ready(數據準備) 當DRDY#為L(cháng)ow時(shí),指示當前數據總在線(xiàn)的數據是有效的,若為High時(shí),則總在線(xiàn)的數據為無(wú)效。 15.DSTBN[3:0]# (I/O) Data Strobe Data strobe used to latch in D[63:0]# : 16.DSTBP[3:0]# (I/O) Data Strobe Data strobe used to latch inn D[63:0]# : 17.FERR# (O) Floating Point Error(浮點(diǎn)錯誤) 這個(gè)信號為一CPU輸出至ICH(南橋)的信號。當CPU內部浮點(diǎn)運算器發(fā)生一個(gè)不可遮蔽的浮點(diǎn)運算錯誤時(shí),FERR#被CPU驅動(dòng)為L(cháng)ow。 18.GTLREF (I) GTL Reference(GTL參考電壓) 這個(gè)信號用于設定GTLn Bus的參考電壓,這個(gè)信號一般被設為Vcc電壓的三分之二。 19.IGNNE# (I) Ignore Numeric Error(忽略數值錯誤) 這個(gè)信號為一ICH輸出至CPU的信號。當CPU出現浮點(diǎn)運算錯誤時(shí)需要此信號響應CPU。IGNNE#為L(cháng)ow時(shí),CPU會(huì )忽略任何已發(fā)生但尚未處理的不可遮蔽的浮點(diǎn)運算錯誤。但若IGNNE#為High時(shí),又有錯誤存在時(shí),若下一個(gè)浮點(diǎn)指令是FINIT、FCLEX、FSAVE等浮點(diǎn)指令中之一時(shí),CPU會(huì )繼續執行這個(gè)浮點(diǎn)指令但若指令不是上述指令時(shí)CPU會(huì )停止執行而等待外部中斷來(lái)處理這個(gè)錯誤。 20.INIT# (I) Initialization(初始化) 這個(gè)信號為一由ICH輸出至CPU的信號,與Reset功能上非常類(lèi)似,但與Reset不同的是CPU內部L1 Cache和浮點(diǎn)運算操作狀態(tài)并沒(méi)被無(wú)效化。但TLB(地址轉換參考緩存器)與BTB(分歧地址緩存器)內數據則被無(wú)效化了。INIT#另一點(diǎn)與Reset不同的是CPU必須等到在指令與指令之間的空檔才會(huì )被確認,而使CPU進(jìn)入啟始狀態(tài)。 21.INTR (I) Processor Interrupt(可遮蔽式中斷) 這個(gè)信號為一由ICH輸出對CPU提出中斷要求的信號,外圍設備需要處理數據時(shí),對中斷控制器提出中斷要求,當CPU偵測到INTR為High時(shí),CPU先完成正在執行的總線(xiàn)周期,然后才開(kāi)始處理INTR中斷要求。 22.PROCHOT# (I/O) Processor Hot(CPU過(guò)溫指示) 當CPU的溫度傳感器偵測到CPU的溫度超過(guò)它設定的最高度溫度時(shí),這個(gè)信號將會(huì )變Low,相應的CPU的溫度控制電路就會(huì )動(dòng)作。 23.PWRGOOD (I) Power Good(電源OK) 這個(gè)信號通常由ICH(南橋)發(fā)給CPU,來(lái)告訴CPU電源已OK,若這個(gè)信號沒(méi)有供到CPU,CPU將不能動(dòng)作。 24.REQ[4:0]# (I/O) Command Request(命令請求) 這些信號由CPU接到NB(北橋),當總線(xiàn)擁有者開(kāi)始一個(gè)新的交易時(shí),由它來(lái)定義交易的命令。 25.RESET# (I) Reset(重置信號) 當Reset為High時(shí)CPU內部被重置到一個(gè)已知的狀態(tài)并且開(kāi)始從地址0FFFFFFF0H讀取重置后的第一個(gè)指令。CPU內部的TLB(地址轉換參考緩存器)、BTB(分歧地址緩存器)以及SDC(區段地址轉換高速緩存)當重置發(fā)生時(shí)內部數據全部都變成無(wú)效。 26.RS[2:0]# (I) Response Status(響應狀態(tài)) 這些信號由響應方來(lái)驅動(dòng),具體含義請看下表: 27.STKOCC# (O) Socket Occupied(CPU插入) 這個(gè)信號一般由CPU拉到地,在主機板上的作用主要是來(lái)告訴主機板CPU是不是第一次插入。若是第一次插入它會(huì )讓你進(jìn)CMOS對CPU進(jìn)行重新設定。 28.SMI# (I) System Management Interrupt(系統管理中斷) 此信號為一由ICH輸出至CPU的信號,當CPU偵測到SMI#為L(cháng)ow時(shí),即進(jìn)入SMM模式(系統管理模式)并到SMRAM(System Management RAM)中讀取SMI#處理程序,當CPU在SMM模式時(shí)NMI、INTR及SMI#中斷信號都被遮蔽掉,必需等到CPU執行RSM(Resume)指令后SMI#、NMI及INTR中斷信號才會(huì )被CPU認可。 30.STPCLK# (I) Stop Clock(停止時(shí)鐘) 當CPU進(jìn)入省電模式時(shí),ICH(南橋)將發(fā)出這個(gè)信號給CPU,讓它把它的Clock停止。 31.TRDY# (I/O) Target Ready(目標準備) 當TRDY#為L(cháng)ow時(shí),表示目標已經(jīng)準備好,可以接收數據。當為High時(shí),Target沒(méi)有準備好。 32.VID[4:0] (O) Voltage ID(電壓識別) 這些訊號主要用于設定CPU的工作電壓,在主機板中這些信號必須被提升到最高3V。 |
|