|
馬上注冊,結交更多好友,享用更多功能。
您需要 登錄 才可以下載或查看,沒(méi)有帳號?注冊
x
本帖最后由 哈哈堂主 于 2016-8-13 14:13 編輯
9 g' e, Z& j9 g/ d
6 T- f3 ^4 m9 V# g戴爾N4030板層漏電維修案例 1 }1 A# @8 A1 R) c& W5 l2 w
. P1 d7 [: K% P5 g6 V6 {$ q 型號:戴爾N40303 e. s8 F. I4 ~0 S% D
9 w" l+ F0 }: }! I9 r$ }3 B: k 版號:DJ1 Capella UMA MB10212-1 48.4EK19.011
9 v* ]1 J# q6 c" j1 u9 t- `* s
: B; l% b) X8 d1 [ }
1.jpg (22.44 KB, 下載次數: 1)
下載附件
保存到相冊
戴爾N4030板層漏電 圖1
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖1
8 {( Y. G' m; P3 C! S [ 維修過(guò)程:* r+ Y2 S. h9 P3 v! B' J$ F7 A
, H8 S9 Z" r9 `# h+ G 接電源,測待機0.006,偏低,按開(kāi)機沒(méi)有反應,不上電,開(kāi)始拆機維修。
' O6 A$ Q9 R$ J) k
" B5 e# H& p1 F) s& U3 g" B 裸板測試還是一樣,仔細查看主板有輕微腐蝕的痕跡,處理好后,還是一樣。接下來(lái)一步一步按時(shí)序查,打開(kāi)圖紙,量公共點(diǎn)19V正常,點(diǎn)了下3/5V電感,發(fā)現沒(méi)電壓,再量3/5V線(xiàn)性正常,繼續量1/6腳的3/5V PVM的開(kāi)啟為0V。再測3V_5V_EN為0V,正常要為3.3V高電平。3 s& ~; L: k4 o* g* V: t
+ H9 @* S6 R- v
2.jpg (26.69 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖2
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖2 i9 o& W# b' V& n
繼續往下,3V_5V_EN經(jīng)R4202換名為S5_ENABLE,卻到了EC的15腳。& h* x' g) p) t+ h
% x, Z. @ p% ]0 v; m
3.jpg (18.67 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖3
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖3
, X+ f" c2 e6 r
4.jpg (19.77 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖4
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖4
! D0 J! w; {6 N1 _ 戴爾N4030的待機時(shí)序:9 S5 h9 g" \& P5 C* N4 l9 s
% J6 h, s- y* ^' W3 T
5.jpg (18.81 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖5
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖5 8 S9 q8 x7 \# S% a' O; L) Q2 O( }
看著(zhù)時(shí)序,EC待機、時(shí)鐘、復位、適配器檢測正常后,正常讀取BIOS,然后發(fā)出S5_ENABLE開(kāi)啟3/5V待機供電。$ m6 e* \# ^# w" d+ ^0 g
) U3 U' H$ w, d1 D3 Z. l 上示波器量EC BIOS沒(méi)有波形,量BIOS第8腳KBC_PPWR供電發(fā)現沒(méi)有,查其來(lái)源,看圖得知KBC_PWR由Q3704通過(guò)+3.3V_RTC_LDO轉換而來(lái)。# {% L- g7 b3 Z" ?% p: b
2 n' p2 I$ S2 k- `, {' _( J
6.jpg (20.51 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖6
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖6
+ H2 ^0 a" }, i# ~% Z7 Z Q3704為P溝到場(chǎng)管,G級低電DS級導通,所以AC_IN#必須為低電平,Q3704才能導通,測得Q3704的G級為3.3V,不正常!
- E4 X6 W ^; j* B; r- o3 Z; U: _
; Q3 g3 l4 ?4 ^0 }
7.jpg (27.73 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖7
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖7 ! k. Q5 G7 b* ~/ M8 g6 z# _, F+ s
在小板上量的BQ24745的13腳AC_OK為3.3V正常。' ?2 U2 R; O. l- \3 k, k/ ^
" Q4 c3 @4 Q: m
8.jpg (34.33 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖8
2016-8-12 14:35 上傳
戴爾N4030板層漏電 圖8 # {$ I6 d2 ~* L+ W7 k/ l5 G
既然AC_IN#正常,那么就可能是Q3704自身軟擊穿,導致GS級導通,于是嘗試取下Q3704,再量G級0V,正常,找一個(gè)P管裝上,量KBC_PWR為3.3V正常。
- j" ~2 C" e: F
% E" `) f0 Q+ V' G3 r3 z+ Z
9.jpg (27.7 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖9
2016-8-12 14:36 上傳
戴爾N4030板層漏電 圖9
# c. x' d ^% u7 `2 y' W 按下開(kāi)關(guān),待機電流還是0.006。換個(gè)方向繼續查,又打了下BIOS電壓有了,但還是沒(méi)有波形,刷了個(gè)BIOS,刷好裝上,再次摁下開(kāi)關(guān),還是不行,量BIOS還是沒(méi)波形。
6 C; W5 S. w2 E3 u8 g1 D( J6 H5 R, k, S7 }- G5 I- D
10.jpg (20.44 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖10
2016-8-12 14:36 上傳
戴爾N4030板層漏電 圖10
" [) F- d0 d( Z; o# N$ |. I 繼續查EC85腳復位發(fā)現為0.9V不正常。
/ z! r8 w) w$ l6 X
" d) a. f1 f3 N5 P) a# @- a
11.jpg (44.72 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖11
2016-8-12 14:36 上傳
戴爾N4030板層漏電 圖11 " d/ S/ C0 a* F# ]( y( B
查其來(lái)源,ECRST由R3736通過(guò)KBC_PWR上拉,還連到了Q3702。
% B% K" }9 ~/ w' g' W q1 ?2 a8 r1 [& Y
12.jpg (14.94 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖12
2016-8-12 14:36 上傳
戴爾N4030板層漏電 圖12
4 p0 k/ X0 ?& F( P$ _" ?( C+ E
13.jpg (16.01 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖13
2016-8-12 14:36 上傳
戴爾N4030板層漏電 圖13
& D# M) m7 G! ~" u k. u) C 懷疑被Q3702拉低,嘗試拆掉Q3702,再量還是0.9V,測R3736為阻止10K正常,就只剩EC本身了,先挑起85腳再量,依舊是0.9V,由此可見(jiàn)應該是板層漏電了,于是用烙鐵斷開(kāi)R367到EC的一端,用線(xiàn)連到挑起的85腳,再次測量ECRST為3.3V正常了。8 g- T9 V0 `4 Y- q' K
$ w# c& m. O! l+ Z" ?
14.jpg (23.5 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖14
2016-8-12 14:36 上傳
戴爾N4030板層漏電 圖14
I& Q' l: w1 s
15.jpg (29.33 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖15
2016-8-12 14:37 上傳
戴爾N4030板層漏電 圖15
7 I P# p i) O6 k0 R B9 V 接屏,戴爾N4030完美亮機,故障排除。9 |! ~4 \& g* Z# r4 [( v5 j
0 t- h- i' }4 c# r+ B. ~ P/ a. E
16.jpg (20.03 KB, 下載次數: 0)
下載附件
保存到相冊
戴爾N4030板層漏電 圖16
2016-8-12 14:37 上傳
戴爾N4030板層漏電 圖16
9 P$ \8 f, S5 |6 E- o9 ]3 @
6 i! \) [: T; K% `4 L# b! I3 E7 R
& }: J7 e! O4 _2 |% `2 t" p |
評分
-
查看全部評分
|