|
馬上注冊,結交更多好友,享用更多功能。
您需要 登錄 才可以下載或查看,沒(méi)有帳號?注冊
x
專(zhuān)題資料-----intel芯片組主板工作時(shí)序
# y1 H& ~0 a0 }' v3 y在這里以ASUS的915主板來(lái)描述一下 INTEL主板的上電及工作時(shí)序:: T h& v0 z5 T
1、當ATX Power送出±12V, +3.3V, ±5V數組Main Power電壓后,其它工作電壓如+VTT_CPU,+1.5V, +2.5V_DAC,+ 5V_Dual,+3V_Dual,+1.8V_Dual也將隨后全部送出.5 ]8 ~+ B$ e* V1 ]3 j+ L8 C( O
2、當+VTT_CPU送給CPU后,CPU會(huì )送出VTT_PWRGD信號[High]給CPU;ICS;VRM;4 d! ?1 ]# k1 A+ \5 K
CPU用VTT_PWRGD信號確認VTT_CPU穩定在Spec之內,OK后CPU會(huì )發(fā)出VID[0:5].
6 b3 s5 `, L) c! P& [VRM收到VTT_PWRGD后會(huì )根據VID組合送出Vcore.2 ~$ d S/ p" n( q
3、在VCORE正常發(fā)出后,Processor Voltage Regulator即送出VRMPWRGD信號給南橋ICH6,以通知南橋此時(shí) VCORE已經(jīng)正常發(fā)出.- t0 r- I1 b: Z5 i+ U9 e1 t
在VTT_PWRGD正常發(fā)出后, 此信號還通知給Clock Generator(ICS);以通知Clock Generator在可以正常發(fā)出所有Clock.
) I( X* ^0 \' x& X6 h0 i4、當提供給的南橋工作電壓及Clock都OK后,由南橋發(fā)出PLTRST#及PCIRST#給各個(gè)Device.0 I; W$ c# m+ A* [; j
The ICH6 drives PLTRST# inactive a minimum of 1 ms after both PWROK and VRMPWRGD are driven high.
8 w( a9 Y# F- k6 Y o翻譯: ICH6驅動(dòng)PLTRST# 為無(wú)效的至少1毫秒, 在PWROK和VRMPWRGD 被置為高電平以后。
M) o- r- c1 ?! S0 W) l這里我的理解為 在PWROK和VRMPWGRD 發(fā)出后,至少1MS,ICH6才會(huì )發(fā)出PLTRST# 給北橋和SIO復位。
J$ d* ?( [) GPLTRST# 與PCIRST#區別如下:
! o( u# I/ {1 N% T! r# mPLTRST# : Platform (翻譯:平臺 指的是北橋+CPU) Reset PCIRST#: PCI Reset" |$ |2 {9 h9 t3 y
PLTRST# connected to all component that previously need PCIRST#,except PCI slots and devices. PCIRST# is connected to PCI Devices and slots without resetting system. E5 e7 w0 t) o# i: _
PLTRST# is higher than PCIRST#.
! o, ]! F8 c* [* |1 |1 G" g在北橋NB接收到南橋送出的PLTRST#大約1ms后,北橋送出CPURST#給CPU,以通知CPU可以開(kāi)始執行第一個(gè)指令動(dòng)作.(不過(guò)要北橋送出CPURST#的前提是在北橋的各個(gè)工作電壓&Clock都OK的情況下);& Z0 R7 O, F G D0 q0 U' q+ `
, H+ ?) P6 [) t/ z9 s( a2 J
[ 本帖最后由 邁爾 于 2007-7-14 23:32 編輯 ] |
|